摘要註: |
本書從系統級設計和系統集成芯片設計技術的角度介紹了可編程專用集成電路(ASIC)器件的結構和可編程資源,用FPGA和CPLD進行數字系統設計綜合的技術及應用特點。在對FPGA/CPLD典型器件結構詳盡介紹的基礎上,從系統設計的角度介紹了VHDL硬件描述語言的基本語言、仿真與綜合技術、面向仿真和綜合的VHDL程序設計技術、系統測試程序設計等關鍵技術;以設計實例為基礎介紹了FPGA/CPLD設計工具MentorGraphicsFPGAAdvantage/ModelSim和XilinxISE5.x設計工具的操作使用和系統集成的設計實現,為讀者掌握先進的電子系統集成化設計技術提供了方便。全書列舉了大量VHDL實驗設計實例,其中大部份經VHDL綜合器編譯通過。 |